Hardwareentwicklung und Implementierung einer schnellen E/A-Baugruppe im dynamischen Funktionsprüfsystem SIMPAS 2006
- Es ist eine schnelle E/A-Baugruppe mit folgenden Eigenschaften zu entwerfen: - 48 Bit breiter Speicher mit 1024 Adressen - Zugriffszeit von Minimum 20ns - Soll- Istwert-Vergleicher auf 48 Bitbreite - Im Differenzfall Speicherung des Fehlers - Auswertezyklus von Minimum 20ns und Ablaufsteuerung von 50ns als kleinsten Taktschritt - eine programmierbare Mess-Schaltung, Mess-Schritte 20ns - ~20s - die Ablauf- und Auswertelogik ist in einem FPGA zu implementieren - Der Zugriff auf die E/A-Baugruppe vom Funktionsprüfsystem erfolgt über einen seriellen Bus Die Aufgabe umfasst die Entwicklung der benötigten Hardware einschließlich Recherche zu Preisen und Beschaffbarkeit der verwendeten Bauelemente. Der Stromlaufplan ist in OrCAD Capture zu zeichnen. Die Programmierung des Actel FPGAs erfolgt mit der Hardwarebeschreibungssprache VHDL in der Entwicklungsumgebung Libero IDE. Das Firmware-Design wird mit der Simulationssoftware ModelSim getestet.
Author: | Andreas Kempf |
---|---|
Advisor: | Matthias Menge |
Document Type: | Diploma Thesis |
Language: | German |
Name: | Siemens AG Clemens-Winkler-Straße 3, 09116 Chemnitz |
Date of Publication (online): | 2009/12/18 |
Year of first Publication: | 2009 |
Date of final exam: | 2009/11/02 |
Tag: | E/A-Baugruppe; digitale; hardwareentwicklung |
GND Keyword: | VHDL |
Page Number: | 84 Seiten, 26 Abb., 6 Tab., 16 Lit. |
Faculty: | Westsächsische Hochschule Zwickau / Elektrotechnik |
Release Date: | 2009/12/18 |